MOS IC های و برنامه فناوری پوشش البته، سخنرانی، یادداشت و کتاب برای دانش آموزان.
یادداشت های رایگان در MOS ICS و فناوری (مدار مجتمع) برای یادگیری آسان و یادگیری سریع است. این برنامه در واقع یک کتاب رایگان، پوشش می دهد که تمام مباحث از موضوع دارد. شما می توانید این برنامه به عنوان یک یادداشت که استادان راهنما با در یک کلاس درس در نظر بگیرید.
شما به راحتی می تواند عبور و موفقیت در امتحانات و مصاحبه خود را اگر شما این برنامه را در تلفن همراه خود را، و به یک مرور کلی برای چند روز.
این بخش شامل 114 موضوعات MOS ICS و فناوری در جزئیات. این 114 مطالب در 8 واحد تقسیم
برخی از موضوعات مطرح شده در این نرم افزار عبارتند:
1. قانون مور.
2. مقایسه فن آوری های موجود
3. عمومی MOS ترانزیستور
4. بهبود عمل حالت ترانزیستور:
5. NMOS ساخت:
6. CMOS fabrication- P-WELL فرایند
7. CMOS ساخت-N-WELL فرایند:
8. CMOS ساخت-دوقلو-وان روند
تکنولوژی 9. بی CMOS: - (دوقطبی CMOS):
10. تولید ماسک های الکترونیکی پرتو
11. آشنایی با ترانزیستور MOS
12. رابطه VGS و شناسه، برای یک VDS ثابت
13. معادلات MOS (معادلات عمومی DC):
14. دوم سفارش اثر
15. ویژگی INVETER CMOS
16. ویژگی های اینورتر
17. اشتقاق گرافیکی از ویژگی های اینورتر
حاشیه 18. سر و صدا
19. بار استاتیک اینورتر MOS
20. دروازه انتقال
21. Tristate اینورتر
22. استیک نمودار-انکودینگ برای فرآیند NMOS
23. انکودینگ برای فرآیند CMOS
24. رمزگذاری برای BJT و MOSFET
25. NMOS و سبک CMOS طراحی
26. قوانین طراحی - MOS ICS و فناوری
27. از طریق
28. CMOS لامبدا قوانین طراحی بر اساس
29. مدار 2um فرآیند CMOS
30. برآورد مقاومت.
31. مقاومت ورق از MOS ترانزیستور
برآورد 32. خازن
33. تاخیر
34. تاخیر اینورتر
35. برآورد رسمی از تاخیر
36. رانندگی بار بزرگ خازنی
37. مقدار بهینه تابع f
بافر 38. سوپر
رانندگان 39. میکنند Bicmos
تاخیر 40. انتشار
41. منابع دیگر از خازن
42. انتخاب لایه های
43. پوسته پوسته شدن دستگاه MOS
44. طراحی پایه فیزیکی یک مرور کلی
45. طراحی پایه فیزیکی یک مرور کلی
46. شماتیک و طرح از پایه دروازه-اینورتر گیت
47. شماتیک و طرح از پایه دروازه-NAND و NOR گیت
دروازه 48. انتقال
49. CMOS طراحی سلول استاندارد
50. بهینه سازی طرح بندی برای عملکرد
51. دستورالعمل طرح عمومی
52. میکنند Bicmos منطق
53. شبه NMOS منطق
54. تغییرات دیگر از شبه nmos- منطق تخلیه چند و منطق و گیج کردنش
55. تغییرات دیگر از شبه nmos- منطق CMOS پویا
56. تغییرات دیگر از شبه nmos- منطق سنجش زمان CMOS (C2MOS)
57. منطق CMOS مهره های بازی دومینو
58. آبشاری منطق سوئیچ ولتاژ
منطق ترانزیستور 59. عبور
60. CMOS ساختار مدار منطقی فن آوری
61. پوسته پوسته شدن مدارهای MOS
62. تکنولوژی پوسته پوسته شدن
63. بین المللی نقشه راه فناوری برای نیمه هادی ها (ITRS)
64. مدل های پوسته پوسته شدن و عوامل پوسته پوسته شدن برای پارامترهای دستگاه
65. مفاهیم پوسته پوسته شدن
66. گلایه اتصال
67. قابل دسترسی شعاع
68. دینامیک و استاتیک قدرت
69. بهره وری و محدودیت های فیزیکی
70. محدودیت ها از پوسته پوسته شدن
دوپینگ 71. بسترهای
عرض 72. تخلیه
73. محدودیت های کوچک
74. محدودیت های اتصال و تماس مقاومت
75. محدودیت به خاطر جریانهای زیرآستانه
76. محدودیت به خاطر جریانهای زیرآستانه
77. سیستم
جریان طراحی VLSI 78.
79. 3 روش طراحی ساختار
80. نظم
81. MOSFET به عنوان یک سوئیچ
82. اتصال موازی و مجموعه ای از سوییچ
اینورتر 83. CMOS
84. NAND طراحی دروازه
85. گیت NOR طراحی
86. خواص CMOS
87. دروازه مجتمع
88. دروازه مجتمع AOI
لینک های مهم
انتقادات و پیشنهادات: بازخورد خود را در essyengineering@gmail.com
لینک های اجتماعی
فیس بوک: https://www.facebook.com/EngineeringEasy/
توییتر: https://twitter.com/easyengineerin
وب سایت: http: //www.engineeringapps.net/
همه شما یک آموزش بسیار مبارک